# Spring,2020

1090140071

FPGA设计及应用

Xilinx Vivado软件入门

大连理工大学 电信学部 夏书峰

#### ISE/Vivado不同配置的功能区别

| Features                                                     | WebPACK                    | Logic<br>Edition | Embedded<br>Edition | DSP Edition  | System<br>Edition |
|--------------------------------------------------------------|----------------------------|------------------|---------------------|--------------|-------------------|
| Device Support                                               | Limted                     | All              | All                 | All          | All               |
| ChipScope/Pro<br>Serial I/O Toolkit                          | X                          | V                | √                   | <b>V</b>     | <b>√</b>          |
| CORE Generator                                               | √                          | V                | √                   | <b>√</b>     | √                 |
| Design Preservation                                          | V                          | V                | V                   | √            | V                 |
| Embedded IP Peripherals                                      | 3 smallest<br>Zynq devices | V                | V                   | V            | V                 |
| ISE Simulator (ISim)                                         | Limited                    | $\sqrt{}$        | $\checkmark$        | $\sqrt{}$    | $\sqrt{}$         |
| MicroBlaze Soft Processor                                    | 3 smallest<br>Zynq devices | V                | V                   | <b>√</b>     | $\checkmark$      |
| Partial Reconfiguration*                                     | Option                     | Option           | Option              | Option       | Option            |
| PlanAhead™                                                   | $\sqrt{}$                  | $\checkmark$     | $\checkmark$        | V            | $\sqrt{}$         |
| Platform Studio                                              | 3 smallest<br>Zynq devices | V                | V                   | <b>√</b>     | $\checkmark$      |
| Power Optimization                                           | $\sqrt{}$                  | $\sqrt{}$        | $\checkmark$        | $\sqrt{}$    | $\sqrt{}$         |
| Software Dev. Kit (SDK)                                      | $\sqrt{}$                  | $\sqrt{}$        | $\sqrt{}$           | $\checkmark$ | $\checkmark$      |
| System Generator for DSP                                     | X                          | Χ                | Χ                   | V            |                   |
| Timing Driven Place & Route,<br>SmartGuide, and SmartXplorer | V                          | V                | V                   | V            | V                 |
| XST Synthesis                                                | <b>√</b>                   |                  | <b>√</b>            | <b>√</b>     | <b>√</b>          |

# Xilinx软件下载

 访问Xilinx官网主菜单Support->Download&Licensing https://www.xilinx.com/support/download.html



- Vivado软件用于硬件开发,包括逻辑、DSP、嵌入式处理器,安装包26.5GB。可以只下载Installer,约65MB,之后根据所选安装项目在线下载安装;
- Vitis软件是2019年末的新平台,已包含Vivado,并整合原来嵌入式处理器开发的SDK、SDSoC、SDAccel等工具,完整安装包约31GB。可以只下载Installer,在线安装。

### 学校网盘里的共享资源



- http://pan.dlut.edu.cn/share?id=hqh7mzsuhtdy
  - 下载完用WinMD5校验一下文件是否正确下载(与txt文件里的MD5比对),若学校网盘无法下载,请去Xilinx官网下载原始的tar.gz格式压缩包。
- Xilinx\_Vitis\_2019.2\_1106\_2127.iso是基础安装 Xilinx\_Vivado\_Vitis\_Update\_2019.2.1\_1205\_0436.iso是升级补丁
- 用虚拟光驱软件加载iso文件,运行里面的xsetup.exe安装



# 安装Vitis软件

• Vivado: 硬件逻辑设计

Vitis: Vivado + SDK + SDSoC + SDAccel

逻辑设计+嵌入式软件开发等

Vitis 2019.2 Installer - Welcome





Copyright @ 1986-2020 Kilinx, Inc.

#### Welcome

We are glad you've chosen Xilinx as your development target. This program can install the Vitis Unified Software Platform.

Supported operating systems for Vitis 2019.2 are:

- Windows 7.1: 64-bit
- Windows 10 Professional versions 1809 and 1903: 64-bit
- Red Hat Enterprise Linux 7.4-7.6: 64-bit
- CentOS Linux 7.4-7.6: 64-bit
- SUSE Enterprise Linux 12.4: 64-bit
- Amazon Linux 2 AL2 LTS: 64-bit
- Ubuntu Linux 16.04.5, 16.04.6, 18.04.1 and 18.04.2 LTS: 64-bit Additional library installation required

Note: This release requires upgrading your license server tools to the Flex 11.14.1 versions. Please confirm with your license admin that the correct version of the license server tools are installed and available, before running the tools.

To reduce installation time, we recommend that you disable any anti-virus software before continuing.

All rights reserved.

Preferences < Back

Next >

Cancel



• 接受所有的License协议



• UltraScale系列器件可以不装,开发这个系列对计算机内存容量要求很高。



根据安装选项不同,安装占用磁盘空间62~76GB以上,加上安装包占用32GB,空闲硬盘应该有100GB以上。最好用SSD硬盘,以提高软件安装和启动速度。



安装完成后,选择Load License加载已有的License文件

# 硬件平台



实验硬件平台是Digilent的"PYNQ-Z1"或TUL的"PYNQ-Z2"板, 采用的FPGA是Xilinx ZYNQ-7000系列的XC7Z020-1CLG400C。

# ZYNQ-7000结构



• PS: Processing System 硬核嵌入式处理器及外设

• PL: Programmable Logic FPGA通用可编程逻辑资源

以下设计仅用其中的PL部分

見 予峰 dutxia@diut.edu.cn 11

# PYNQ项目架构







- 硬件层是ZYNQ系列等嵌入式处理器为中心的FPGA
- 软件底层是Linux内核及硬件外设的驱动程序
- 应用编程接口通过Overlay机制支持Python语言控制板上硬件资源
- 用户应用程序APP采用Python语言调用API函数来操作底层硬件

### 设计一个简单的举重结果裁判电路,要求:

- 假设举重比赛有三名裁判,其中一名是主裁判。若某裁 判认为运动员举起就按自己的按键,否则不按键。
- •裁判结果用红、绿两灯表示:红绿灯全亮表示举起;只红灯亮表示需要再研究;两灯都不亮表示未举起。
- 灯亮的判决条件:
  - 1. 三名裁判都按键 ——红、绿灯全亮;
  - 2. 两名裁判按键, 一名是主裁判 ——红、绿灯全亮;
  - 3. 一名主裁判或两名副裁判按键—— 只红灯亮;
  - 4. 其余情况(只一名副裁判按键或三名裁判都不按键)

——红、绿灯全不亮。

# 设计步骤

- 1. 设计FPGA外围应用电路
- 2. 设计的输入使用Verilog HDL语言输入
- 3. 设计的综合和实现
- 4. 设计的仿真测试
- 5. <u>FPGA配置(下载)</u>
- 6. 在板验证实际功能

### 设计FPGA外部应用电路



• 先确定FPGA外部的应用电路,外电路连线不同影响内部逻辑实现, 图中是PYNQ-Z1板上按键和LED相关的GPIO(通用IO口)接线。

### 关于BGA/LGA封装的管脚编号



字母共20个,不含I/O/Q/S/X/Z

BGA: ball grid array /球状栅格阵列



LGA: land grid array /平面网格阵列



# 真值表(Truth Table)

| A(BTN3) | B(BTN1) | C(BTN0) | R(LD5) | G(LD4) |
|---------|---------|---------|--------|--------|
| 0       | 0       | 0       | 0      | 0      |
| 0       | 0       | 1       | 0      | 0      |
| 0       | 1       | 0       | 0      | 0      |
| 0       | 1       | 1       | 1      | 0      |
| 1       | 0       | 0       | 1      | 0      |
| 1       | 0       | 1       | 1      | 1      |
| 1       | 1       | 0       | 1      | 1      |
| 1       | 1       | 1       | 1      | 1      |

# 卡诺图(karnaugh map)逻辑化简





$$RED = A + BC$$

- · 方格取值、相邻、最小项(乘积之和/SOP)
- 画圈包围相邻的2<sup>n</sup>(2、4、8、16...)个方格,逻辑化简

# 逻辑电路实现



# 2. 设计的输入

• Xilinx Vivado 2019.2软件界面



Vivadoo仅支持7系列、ZYNQ等新器件,老器件要用ISE Design Suite 14.7。

- 原理图方式输入 ISE里定义了一些基本的门级元器件库,可以用来画电路图。Vivado已不支持原理图输入。
- HDL语言输入 Verilog HDL、VHDL、SystemVerilog等。
- 网表文件Netlist 来自其它工程的电子设计互换文件edif等。

以下使用Verilog HDL语言输入



# New Project Wizard/新工程生成向导

1.浏览到存放工程目录的路径



3.向导自动用工程名给新工程单独新建一个目录, 设计过程将生成数十个新文件

### 选择工程类型



新建RTL工程,选择暂不添加源代码。

### 选择器件: XC7Z020CLG400-1



### 添加源文件



## 用新代码向导向工程中添加新代码



#### 添加/新建源文件有三种类型可选:

- Constraints:约束文件,指定管脚位置,面积、时钟等约束
- Design source: 逻辑设计的源文件
- Simulation Source:测试向量文件





按Finish键,弹出模块定义向导,定义模块Module的框架和端口。



- 此处生成Module框架的端口声明部分
- 如果点击Cancel,可以自己在源文件里录入源码

### 向导自动生成空的module框架代码



# Verilog HDL代码编辑器

```
module weight (a, b, c, r, g):
23
        input a, b, c:
24
       output r, g;
25
       reg r, g;
26 always @(a or b or c)
    begin
            case({a, b, c})
28
29
                3' ьооо,
                3'b001,
30 :
                3' b010: {r, g}=2' b00:
31
                3'b011,
32 :
             3'b100: {r, g}=2'b10:
33
              3'b101,
34
             3' b110,
35
                3' b111: {r, g}=2' b11;
36
                default: {r, g}=2'b00;
38
            endcase
39 :
        end
    endmodule
```

用Verilog HDL的case语句根据前面真值表列输入输出对应关系, 之后的综合和实现工作交给软件去做。保存时会自动进行语法检查。

# 3.设计的综合和实现



# 按键和指示灯设定



按键按下是1,

## 映射IO口位置

为了最终的物理实现,需要指定各外部端口所用的管脚。Xilinx工具采用"约束"constraint的方式指定IO管脚,向工程添加用户约束文件: ISE的用户约束文件是\*.ucf,并提供了易用的管脚约束编辑器—PACE; Vivado的用户约束文件是\*.xdc,格式与ucf不同,未找到PACE工具。





新建并指定约束文件名称,一个空白约束文件自动加入工程内。



空白weight.xdc文件需要手工填写内容,Vivado的xdc文件与ISE的ucf语法格式大有不同,虽未找到PACE工具,但提供了语言模板,如图单击左侧Flow Navigator里的"Language Templates"。



XDC文件语句的模板在XDC分组下。



复制两条约束模板到xdc文件,如图格式修改管脚号和电平标准:

XDC -> Physical Constraints -> Placement -> Specific location

-> IO Pin Assignment

XDC -> Physical Constraints -> IO Constraints -> IOSTANDARD

#### 综合的过程生成网表文件Netlist



在左侧Flow Navigator的SYNTHESIS里点击Run Synthesis或鼠标右键里的Launch Synthesis Run,弹出右图的对话框,选择在本机运行综合。

设计的实现Implementation:将网表转化为FPGA内部的资源,并进行布局

和布线。



Synthesis之后弹出上图菜单,也可在IMPLEMENTATION里,左键点击Run Implementation或右键菜单的Launch Implementation Run,弹出右图的对话框,选择Launch runs on local host运行。



#### 实现之后可以继续生成Bitstream,用于对FPGA进行编程



实现之后可选择"Open Implemented Design"或者Generate Bitstream之后的对话框里选择"Open Hardware Manager",都会打开

"IMPLEMENTED DESIGN"查看窗口,查看资源使用和布局布线结果。



## 查看RTL Schematic

选择IMPLEMENTATION -> Open Implemented Design -> Schematic,可以查看原理图。可见用了3个输入缓冲器、2个输出缓冲器,以及用于实现组合逻辑的2个查找表(LUT: Lookup Table)。



鼠标左键点击选中某个单元后,再右键点击单元,可以通过右键菜单里查看其关联的源码,查看关联的单元、导出原理图等。

## 4.设计的仿真

- 逻辑电路的仿真
  - 使用波形输入作为激励信号 低版本ISE支持绘制波形作为输入, 高版本ISE Design Suite已废除波形输入功能, Vivado也没有波形输入功能;
  - 使用HDL语言编写测试向量文件进行仿真。 测试向量: Test bench /test fixture

## 添加仿真用的测试向量文件

Vivado左侧Flow Navigator栏里,点击Add Source,选择添加 仿真源码的选项: Add or create simulation sources



### 新建测试向量文件





顶层测试向量无外部端口,此对话框不添加IO端口。

#### 在测试向量文件里添加如图所示的代码

```
Project Summary x weight.xdc
                             weight tst.v
                                                          ? 🗆 🖸
D:/FPGA/Vivado/TestSch/TestSch.srcs/sim_1/new/weight_tst.v
                                                               ×
    ø
21
22
  module weight tst;
23
  reg a, b, c;
    wire r, g;
24
25
26
    initial begin
             \{a, b, c\} = 3'b000;
27
        #100 \{a, b, c\} = 3'b001;
28
       #100 \{a, b, c\} = 3'b010:
29
       #100 {a, b, c} = 3'b011;
30
       #100 \{a, b, c\} = 3'b100
31 :
       #100 \{a, b, c\} = 3'b101;
32
       #100 \{a, b, c\} = 3'b110:
33
       #100 \{a, b, c\} = 3'b111;
34
        #100 $finish(0);
35
36
     end
37
38
    weight inst(a, b, c, r, g);
39
     endmodule
40
```



鼠标右键单击SIMULATION或Run Simulation, 点选Simulation Settings...



Target Simulator里可选Xilinx的Vivado Simulator,如果安装了Mentor公司(被Simense收购)的ModelSim仿真器,也可以选。这里选第一项。



## Vivado仿真器界面 (行为仿真)



## Vivado进行时序仿真



前面已经完成了布局布线,此处可以用鼠标左键点击Flow Navigator里SIMULATION下的Run Simulation,选择Run Post-Implementation Timing Simulation进行布局布线后时序仿真。



可见逻辑输出与输入变化存在延迟,并且存在门延迟造成的毛刺。



### Vivado下调用ModelSim仿真



#### ModelSim编译仿真库





在PROJECT MANAGER状态,Tools -> Compile Simulation Libraries菜单。 为减少编译时间,仅选择Verilog语言、Zynq-7000系列器件,约需半小时。

## 启动ModelSim仿真器

启动仿真器方法同前: 鼠标点击Flow Navigator栏的SIMULATION -> Run Simulation,弹出菜单选Run Post-Implementation Timing Simulation



ModelSim是优选的仿真器,功能丰富强大,仿真速度远高于Xilinx软件自带仿真器,只不过该软件的价格非常昂贵。

## 5.配置FPGA(下载)











Xilinx USB下载电缆支持Xilinx全系列器件(PROM、CPLD、FPGA),经JTAG接口(Boudry Scan Interface: IEEE1149.1/IEEE1532)下载和调试程序,还支持Slave Serial和SPI模式配置器件。

Xilinx的评估板一般集成某种下载器,不用另外采购专用编程器。其中PYNQ-Z1/Z2板上集成了由FTDI公司FT2232HQ组成的USB-UART桥接器。



用一条USB-A转USB-MicroB的数据线(注意还有一种只能充电的线,里面没 有数据线,不行)把板子J14连接在计算机上,打开板子电源开关,驱动程序 会自动安装。如果打开Windows设备管理器,可以看到多出一个COM口,说 明驱动程序自动安装完成。其属性的事件信息里有FTDI字样。

60



### 6. 在板验证功能



上电前JP4的跳线 要插在JTAG位置 下载后"Done"灯 LD12点亮



r、g灯能根据按键动作正确亮灭

# 小结

- 以上简单演示了Vivado软件的设计和仿真基本流程,还有 很多设计方法问题以及开发工具中影响设计效率和性能的 选项需要在更深入的应用中仔细体会。
- PYNQ-Zx板上只有2个拨动开关(Switch),拨动后可以保持电平。举重裁判例程需要3个输入,因此用了3个按键(Button),按键释放恢复初始电平而不能保持。本例是一个组合逻辑电路,所以松手后r、g灯就灭了。
- 思考:如何设计逻辑,使按下按键生效、记住按键事件, 松手也能保持亮灯?
- 提示: 需要用到时序逻辑电路, 三个裁判按键以及一个复位按键。